แว่นขยาย
ตัวโหลดการค้นหา

Bashir M. Al-Hashimi & Nicola Nicolici 
Power-Constrained Testing of VLSI Circuits 
A Guide to the IEEE 1149.4 Test Standard

สนับสนุน
Minimization of power dissipation in very large scale integrated (VLSI) circuits is important to improve reliability and reduce packaging costs. While many techniques have investigated power minimization during the functional (normal) mode of operation, it is important to examine the power dissipation during the test circuit activity is substantially higher during test than during functional operation. For example, during the execution of built-in self-test (BIST) in-field sessions, excessive power dissipation can decrease the reliability of the circuit under test due to higher temperature and current density.Power-Constrained Testing of VLSI Circuits focuses on techniques for minimizing power dissipation during test application at logic and register-transfer levels of abstraction of the VLSI design flow. The first part of this book surveys the existing techniques for power constrained testing of VLSI circuits. In the second part, several test automation techniques for reducing power in scan-based sequential circuits and BIST data paths are presented.
€111.46
วิธีการชำระเงิน
ภาษา อังกฤษ ● รูป PDF ● ISBN 9780306487316 ● สำนักพิมพ์ Springer US ● การตีพิมพ์ 2006 ● ที่สามารถดาวน์โหลดได้ 3 ครั้ง ● เงินตรา EUR ● ID 4623108 ● ป้องกันการคัดลอก Adobe DRM
ต้องใช้เครื่องอ่านหนังสืออิเล็กทรอนิกส์ที่มีความสามารถ DRM

หนังสืออิเล็กทรอนิกส์เพิ่มเติมจากผู้แต่งคนเดียวกัน / บรรณาธิการ

18,034 หนังสืออิเล็กทรอนิกส์ในหมวดหมู่นี้